summaryrefslogtreecommitdiff
path: root/usrp2/fpga/opencores/uart16550/rtl/verilog
ModeNameSize
d---------CVS141logplain
-rw-r--r--raminfr.v5856logplain
-rw-r--r--timescale.v4372logplain
-rw-r--r--uart_debug_if.v6042logplain
-rw-r--r--uart_defines.v10816logplain
-rw-r--r--uart_receiver.v17767logplain
-rw-r--r--uart_regs.v29396logplain
-rw-r--r--uart_rfifo.v11274logplain
-rw-r--r--uart_sync_flops.v5761logplain
-rw-r--r--uart_tfifo.v9034logplain
-rw-r--r--uart_top.v11966logplain
-rw-r--r--uart_transmitter.v12560logplain
-rw-r--r--uart_wb.v11693logplain