summaryrefslogtreecommitdiff
path: root/usrp2/fpga/eth/bench/verilog
ModeNameSize
-rw-r--r--.gitignore28logplain
-rw-r--r--100m.scr1057logplain
-rw-r--r--Phy_sim.v4741logplain
-rw-r--r--User_int_sim.v7323logplain
-rw-r--r--error.scr3906logplain
-rw-r--r--files.lst1278logplain
-rw-r--r--host_sim.v1488logplain
-rw-r--r--icomp.bat44logplain
-rw-r--r--isim.bat14logplain
-rw-r--r--jumbo_err.scr1174logplain
-rw-r--r--jumbos.scr948logplain
-rw-r--r--mdio.scr1342logplain
-rw-r--r--miim_model.v317logplain
-rw-r--r--misc.scr2762logplain
-rw-r--r--pause.scr1423logplain
-rw-r--r--tb_top.v32107logplain
-rw-r--r--test.scr654logplain
-rw-r--r--txmac.scr2300logplain
-rw-r--r--xlnx_glbl.v867logplain