summaryrefslogtreecommitdiff
path: root/library/SubcircuitLibrary/CD4027B_IC/CD4027B_JK_FF.cir
blob: 0f5f47804baecf15c071a350866ec4c265650839 (plain)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
* C:\FOSSEE\eSim\library\SubcircuitLibrary\CD4027B_JK_FF\CD4027B_JK_FF.cir

* EESchema Netlist Version 1.1 (Spice format) creation date: 05/29/24 11:30:10

* To exclude a component from the Spice Netlist add [Spice_Netlist_Enabled] user FIELD set to: N
* To reorder the component spice node sequence add [Spice_Node_Sequence] user FIELD and define sequence: 2,1,0

* Sheet Name: /
X1  Net-_U1-Pad2_ Net-_X1-Pad2_ Net-_U1-Pad8_ Net-_U1-Pad9_ BUFFER		
X2  Net-_U1-Pad1_ Net-_X12-Pad1_ Net-_U1-Pad8_ Net-_U1-Pad9_ NOT_Gate		
X3  Net-_U1-Pad3_ Net-_X3-Pad2_ Net-_U1-Pad8_ Net-_U1-Pad9_ NOT_Gate		
X4  Net-_U1-Pad4_ Net-_X11-Pad2_ Net-_U1-Pad8_ Net-_U1-Pad9_ NOT_Gate		
X5  Net-_U1-Pad5_ Net-_M2-Pad2_ Net-_U1-Pad8_ Net-_U1-Pad9_ NOT_Gate		
X6  Net-_M2-Pad2_ Net-_M1-Pad2_ Net-_U1-Pad8_ Net-_U1-Pad9_ NOT_Gate		
X8  Net-_X13-Pad3_ Net-_X8-Pad2_ Net-_U1-Pad8_ Net-_U1-Pad9_ NOT_Gate		
X10  Net-_X10-Pad1_ Net-_X10-Pad2_ Net-_M1-Pad3_ Net-_U1-Pad8_ Net-_U1-Pad9_ AND_Gate		
M2  Net-_M1-Pad1_ Net-_M2-Pad2_ Net-_M1-Pad3_ Net-_M1-Pad3_ mosfet_n		
M1  Net-_M1-Pad1_ Net-_M1-Pad2_ Net-_M1-Pad3_ Net-_M1-Pad1_ mosfet_p		
M4  Net-_M3-Pad1_ Net-_M1-Pad2_ Net-_M1-Pad1_ Net-_M1-Pad1_ mosfet_n		
M3  Net-_M3-Pad1_ Net-_M2-Pad2_ Net-_M1-Pad1_ Net-_M3-Pad1_ mosfet_p		
M6  Net-_M5-Pad1_ Net-_M1-Pad2_ Net-_M5-Pad3_ Net-_M5-Pad3_ mosfet_n		
M5  Net-_M5-Pad1_ Net-_M2-Pad2_ Net-_M5-Pad3_ Net-_M5-Pad1_ mosfet_p		
M8  Net-_M7-Pad1_ Net-_M2-Pad2_ Net-_M5-Pad1_ Net-_M5-Pad1_ mosfet_n		
M7  Net-_M7-Pad1_ Net-_M1-Pad2_ Net-_M5-Pad1_ Net-_M7-Pad1_ mosfet_p		
X14  Net-_X13-Pad3_ Net-_U1-Pad6_ Net-_U1-Pad8_ Net-_U1-Pad9_ BUFFER		
X15  Net-_M7-Pad1_ Net-_U1-Pad7_ Net-_U1-Pad8_ Net-_U1-Pad9_ BUFFER		
U1  Net-_U1-Pad1_ Net-_U1-Pad2_ Net-_U1-Pad3_ Net-_U1-Pad4_ Net-_U1-Pad5_ Net-_U1-Pad6_ Net-_U1-Pad7_ Net-_U1-Pad8_ Net-_U1-Pad9_ PORT		
X11  Net-_M1-Pad1_ Net-_X11-Pad2_ Net-_M5-Pad3_ Net-_U1-Pad8_ Net-_U1-Pad9_ NAND_Gate		
X12  Net-_X12-Pad1_ Net-_M5-Pad3_ Net-_M3-Pad1_ Net-_U1-Pad8_ Net-_U1-Pad9_ NAND_Gate		
X13  Net-_X12-Pad1_ Net-_M5-Pad1_ Net-_X13-Pad3_ Net-_U1-Pad8_ Net-_U1-Pad9_ NAND_Gate		
X16  Net-_X13-Pad3_ Net-_X11-Pad2_ Net-_M7-Pad1_ Net-_U1-Pad8_ Net-_U1-Pad9_ NAND_Gate		
X9  Net-_X8-Pad2_ Net-_X3-Pad2_ Net-_X10-Pad2_ Net-_U1-Pad8_ Net-_U1-Pad9_ OR_Gate		
X7  Net-_X1-Pad2_ Net-_X13-Pad3_ Net-_X10-Pad1_ Net-_U1-Pad8_ Net-_U1-Pad9_ OR_Gate		

.end