index
:
eSim/.git
master
This repository contain source code for new flow of FreeEDA now know as eSim
summary
refs
log
tree
commit
diff
log msg
author
committer
range
path:
root
/
NGHDL
Mode
Name
Size
-rw-r--r--
NGHDL_Flow.png
119034
log
plain
-rw-r--r--
NGHDL_Overview.png
49757
log
plain
-rw-r--r--
cvpcb_unassigned.png
223700
log
plain
-rw-r--r--
logo.png
2017
log
plain
-rw-r--r--
pcbschinitial.png
13799
log
plain
-rw-r--r--
pcbschwithconn.png
13842
log
plain
-rw-r--r--
plotout.png
74083
log
plain
-rw-r--r--
plotv1.png
69456
log
plain
-rw-r--r--
plotv2.png
70169
log
plain
-rw-r--r--
screen1.png
73646
log
plain
-rw-r--r--
screen10.png
78516
log
plain
-rw-r--r--
screen11.png
190972
log
plain
-rw-r--r--
screen12.png
156115
log
plain
-rw-r--r--
screen13.png
193226
log
plain
-rw-r--r--
screen14.png
7454
log
plain
-rw-r--r--
screen15.png
44999
log
plain
-rw-r--r--
screen16.png
18348
log
plain
-rw-r--r--
screen17.png
39925
log
plain
-rw-r--r--
screen18.png
205725
log
plain
-rw-r--r--
screen19.png
67401
log
plain
-rw-r--r--
screen2.png
226115
log
plain
-rw-r--r--
screen3.png
55875
log
plain
-rw-r--r--
screen4.png
18264
log
plain
-rw-r--r--
screen5.png
232434
log
plain
-rw-r--r--
screen6.png
78928
log
plain
-rw-r--r--
screen7-1.png
192757
log
plain
-rw-r--r--
screen7.png
75882
log
plain
-rw-r--r--
screen8.png
231176
log
plain
-rw-r--r--
screen9.png
31789
log
plain
-rw-r--r--
toptble.png
171946
log
plain
-rw-r--r--
val1.png
63659
log
plain
-rw-r--r--
val2.png
43094
log
plain