index
:
eSim/.git
master
This repository contain source code for new flow of FreeEDA now know as eSim
summary
refs
log
tree
commit
diff
log msg
author
committer
range
path:
root
/
library
/
SubcircuitLibrary
/
7485
Mode
Name
Size
-rw-r--r--
3_and-cache.lib
1548
log
plain
-rw-r--r--
3_and.cir
547
log
plain
-rw-r--r--
3_and.cir.out
705
log
plain
-rw-r--r--
3_and.pro
1174
log
plain
-rw-r--r--
3_and.sch
2219
log
plain
-rw-r--r--
3_and.sub
629
log
plain
-rw-r--r--
3_and_Previous_Values.xml
1537
log
plain
-rw-r--r--
4_and-cache.lib
1970
log
plain
-rw-r--r--
4_and.cir
575
log
plain
-rw-r--r--
4_and.cir.out
579
log
plain
-rw-r--r--
4_and.pro
1158
log
plain
-rw-r--r--
4_and.sch
2583
log
plain
-rw-r--r--
4_and.sub
504
log
plain
-rw-r--r--
4_and_Previous_Values.xml
1439
log
plain
-rw-r--r--
5_and-cache.lib
1970
log
plain
-rw-r--r--
5_and.cir
643
log
plain
-rw-r--r--
5_and.cir.out
817
log
plain
-rw-r--r--
5_and.pro
1030
log
plain
-rw-r--r--
5_and.sch
3026
log
plain
-rw-r--r--
5_and.sub
741
log
plain
-rw-r--r--
5_and_Previous_Values.xml
1619
log
plain
-rw-r--r--
7485-cache.lib
4406
log
plain
-rw-r--r--
7485.cir
2852
log
plain
-rw-r--r--
7485.cir.out
5846
log
plain
-rw-r--r--
7485.pro
1152
log
plain
-rw-r--r--
7485.sch
22078
log
plain
-rw-r--r--
7485.sub
5751
log
plain
-rw-r--r--
7485_Previous_Values.xml
5430
log
plain
-rw-r--r--
7485mod-cache.lib
4406
log
plain
-rw-r--r--
7485mod.sch
19918
log
plain
-rw-r--r--
analysis
23
log
plain
-rw-r--r--
c_gate-cache.lib
2344
log
plain
-rw-r--r--
c_gate.cir
903
log
plain
-rw-r--r--
c_gate.cir.out
1915
log
plain
-rw-r--r--
c_gate.pro
1158
log
plain
-rw-r--r--
c_gate.sch
4845
log
plain
-rw-r--r--
c_gate.sub
1837
log
plain
-rw-r--r--
c_gate_Previous_Values.xml
2561
log
plain