index
:
eSim/.git
master
This repository contain source code for new flow of FreeEDA now know as eSim
summary
refs
log
tree
commit
diff
log msg
author
committer
range
Mode
Name
Size
-rw-r--r--
3d.png
71482
log
plain
-rw-r--r--
7805.png
39764
log
plain
-rw-r--r--
Appendix.tex
22056
log
plain
-rw-r--r--
FPMove.png
87966
log
plain
d---------
NGHDL
1281
log
plain
-rw-r--r--
acknowledgement.tex
1765
log
plain
-rw-r--r--
afterplace.png
3129
log
plain
-rw-r--r--
alltracks.png
32517
log
plain
-rw-r--r--
analysis.png
46536
log
plain
-rw-r--r--
anno.png
90491
log
plain
-rw-r--r--
blockdiagram.png
125001
log
plain
-rw-r--r--
boardoutline.png
23367
log
plain
-rw-r--r--
chap_10.tex
7649
log
plain
-rw-r--r--
chap_11.tex
28427
log
plain
-rw-r--r--
chap_12.tex
22275
log
plain
-rw-r--r--
chap_2.tex
14439
log
plain
-rw-r--r--
chap_3.tex
1487
log
plain
-rw-r--r--
chap_4.tex
12593
log
plain
-rw-r--r--
chap_5.tex
19175
log
plain
-rw-r--r--
chap_6.tex
18195
log
plain
-rw-r--r--
chap_7.tex
4275
log
plain
-rw-r--r--
chap_8.tex
11663
log
plain
-rw-r--r--
chap_9.tex
10237
log
plain
-rw-r--r--
cluterredFPs.png
21509
log
plain
-rw-r--r--
cover_page.tex
890
log
plain
-rw-r--r--
createsubcktsch.png
2356
log
plain
-rw-r--r--
curplace.png
3822
log
plain
-rw-r--r--
designrules1.png
66279
log
plain
-rw-r--r--
drc.png
70299
log
plain
-rw-r--r--
drc1.png
62891
log
plain
-rw-r--r--
druleedit.png
119647
log
plain
-rw-r--r--
drules.png
134518
log
plain
-rw-r--r--
druleseditor.png
87046
log
plain
-rw-r--r--
erc1.png
16555
log
plain
-rw-r--r--
erc2.png
38401
log
plain
-rw-r--r--
erc_table.jpg
32932
log
plain
-rw-r--r--
erc_table.png
32932
log
plain
-rw-r--r--
ercgnd.png
475
log
plain
-rw-r--r--
erctable.jpg
32932
log
plain
-rw-r--r--
esim-subckt.png
24331
log
plain
-rw-r--r--
esim_1_1.idx
2941
log
plain
-rw-r--r--
esim_1_1.lof
20130
log
plain
-rw-r--r--
esim_1_1.pdf
7099180
log
plain
-rw-r--r--
esim_1_1.tex
3171
log
plain
-rw-r--r--
fe.png
184899
log
plain
-rw-r--r--
field.png
7790
log
plain
d---------
figures
3021
log
plain
-rw-r--r--
firsttrack.png
22130
log
plain
-rw-r--r--
fplace.png
3794
log
plain
-rw-r--r--
fpsmovedandrotated.png
25828
log
plain
-rw-r--r--
gerbviewcapture.png
115632
log
plain
-rw-r--r--
gerbviewloading.png
105637
log
plain
-rw-r--r--
ha_analysistab.png
12358
log
plain
-rw-r--r--
ha_netlistgeneration.png
40132
log
plain
-rw-r--r--
ha_ngspicemodeltab.png
49412
log
plain
-rw-r--r--
ha_ngspiceplot.png
21477
log
plain
-rw-r--r--
ha_pythonplot.png
69447
log
plain
-rw-r--r--
ha_schematic.png
9674
log
plain
-rw-r--r--
ha_sourcedetailstab.png
16088
log
plain
-rw-r--r--
ha_sub.png
15061
log
plain
-rw-r--r--
ha_subcircuitstab.png
10560
log
plain
-rw-r--r--
halfadderblock.png
5710
log
plain
-rw-r--r--
hwr_analysistab.png
12358
log
plain
-rw-r--r--
hwr_devicemodelingtab.png
11071
log
plain
-rw-r--r--
hwr_netlistgeneration.png
40743
log
plain
-rw-r--r--
hwr_ngspiceplot.png
22902
log
plain
-rw-r--r--
hwr_sourcedetailstab.png
25279
log
plain
-rw-r--r--
ia_analysistab.png
12358
log
plain
-rw-r--r--
ia_netlistgeneration.png
40152
log
plain
-rw-r--r--
ia_ngspiceplot.png
23147
log
plain
-rw-r--r--
ia_sourcedetailstab.png
25279
log
plain
-rw-r--r--
ia_sub.png
8059
log
plain
-rw-r--r--
ia_subcircuitstab.png
11269
log
plain
-rw-r--r--
ifspecmissing.png
121922
log
plain
-rw-r--r--
iitblogo.png
14821
log
plain
-rw-r--r--
introduction_page.tex
4534
log
plain
-rw-r--r--
layer.png
123794
log
plain
-rw-r--r--
lefttoolbar.png
9539
log
plain
d---------
list_of_figures
365
log
plain
-rw-r--r--
logo-trimmed.png
22169
log
plain
-rw-r--r--
main.tex
3582
log
plain
-rw-r--r--
maingui.png
202691
log
plain
d---------
manual_images
2238
log
plain
-rw-r--r--
misc_port_list.png
25414
log
plain
-rw-r--r--
model.png
45807
log
plain
-rw-r--r--
modeladd.png
47401
log
plain
-rw-r--r--
modeledit.png
75032
log
plain
-rw-r--r--
modeleditor.png
33006
log
plain
-rw-r--r--
modeleditor_new.png
19126
log
plain
-rw-r--r--
modelnew.png
59583
log
plain
-rw-r--r--
modelremove.png
37910
log
plain
-rw-r--r--
movep.png
152157
log
plain
-rw-r--r--
netlist.png
48349
log
plain
-rw-r--r--
netlisttop.png
1591
log
plain
-rw-r--r--
newsubckt.png
33556
log
plain
-rw-r--r--
pcb-rc.png
77995
log
plain
-rw-r--r--
pcbed.png
4479
log
plain
-rw-r--r--
pcbedges.png
132328
log
plain
-rw-r--r--
pcbnew.png
131838
log
plain
-rw-r--r--
pcbschfin.png
7197
log
plain
-rw-r--r--
plot.png
91770
log
plain
-rw-r--r--
plot2.png
179803
log
plain
-rw-r--r--
plotafter.png
144743
log
plain
-rw-r--r--
plotwindowbefore.png
128836
log
plain
-rw-r--r--
pr_analysistab.png
12358
log
plain
-rw-r--r--
pr_devicemodelingtab.png
21645
log
plain
-rw-r--r--
pr_netlistgeneration.png
39686
log
plain
-rw-r--r--
pr_ngspiceplot.png
26064
log
plain
-rw-r--r--
pr_pythonplot.png
98758
log
plain
-rw-r--r--
pr_schematic.png
7926
log
plain
-rw-r--r--
pr_sourcedetailstab.png
25279
log
plain
-rw-r--r--
pr_subcircuitstab.png
11269
log
plain
-rw-r--r--
print.png
17763
log
plain
-rw-r--r--
rc_analysistab.png
12718
log
plain
-rw-r--r--
rc_complete1.png
5022
log
plain
-rw-r--r--
rc_component.png
9888
log
plain
-rw-r--r--
rc_netlistgeneration.png
39192
log
plain
-rw-r--r--
rc_ngspiceplot.png
22091
log
plain
-rw-r--r--
rc_pwr.png
24901
log
plain
-rw-r--r--
rc_sourcedetailstab.png
25279
log
plain
-rw-r--r--
rc_wire.png
9658
log
plain
-rw-r--r--
rcpcb.png
116958
log
plain
-rw-r--r--
ref.bib
4591
log
plain
-rw-r--r--
resistor.png
29757
log
plain
-rw-r--r--
rightoolbar.png
25404
log
plain
-rw-r--r--
rotate.png
914
log
plain
-rw-r--r--
rotatefp.png
81130
log
plain
-rw-r--r--
schemfin.png
7787
log
plain
-rw-r--r--
sm.png
77524
log
plain
-rw-r--r--
smnew.png
227771
log
plain
-rw-r--r--
styles.tex
1971
log
plain
-rw-r--r--
subcirciut_window.png
17069
log
plain
-rw-r--r--
subcktnewcomp.png
48224
log
plain
-rw-r--r--
tb_fe.png
9361
log
plain
-rw-r--r--
toptoolbar.png
42595
log
plain
-rw-r--r--
track1.png
3821
log
plain
-rw-r--r--
track2.png
3709
log
plain
-rw-r--r--
track3.png
3586
log
plain
-rw-r--r--
wire1.png
3176
log
plain
-rw-r--r--
wire2.png
3717
log
plain
-rw-r--r--
wirefin.png
7094
log
plain
-rw-r--r--
workspace.png
230712
log
plain
-rw-r--r--
zoom.png
6556
log
plain